

# Lab13: "网口" ——Xilinx EDK 设计基本流程

基于 Nexys 4 FPGA 平台



# Lab 13: "网口"

## 实验简介

本实验旨在使读者学会 Xilinx 的 XPS 和 SDK 工具的使用,同时完成一个带有网口应用的简单例程。

# 实验目标

在完成本实验后, 您将学会:

- XPS 工具的使用流程,从新建工程到导入到 SDK。
- SDK 工具的使用流程,从导入到 SDK 到在板卡上运行 C语言程序。
- 学会使用定制网口的流程

# 实验过程

本实验旨在指导读者使用 Xilinx 的 XPS 工具,调用串口的 IP 核,并将导入到 SDK,调用这个 IP 核,在串口上显示板卡 xyz 三轴加速度的数据,然后在 Nexys 4 平台上进行测试验证。

实验由以下步骤组成:

- 1. 在 XPS 中建立工程
- 2. 添加 IP 核并调整相关设置
- 3. 进行端口的互连
- 4. 将工程导入到 SDK
- 5. 在 SDK 中添加 c 语言源程序
- 6. 在 Nexys 4 上进行测试验证

# 实验环境

- ◆ 硬件环境
- 1.PC 机
- 2.Nexys 4 FPGA 平台
- ◆ 软件环境

Xilinx ISE Design Suite 14.3 (FPGA 开发工具)



# 第一步 创建工程

- 1-1. 运行 Xilinx Platform Studio,创建一个空的新工程,基于 xc6slx45csg484-3 芯片 和 VHDL 语言.
- 1-1-1. 选择 开始菜单 > 所有程序 > Xilinx Design Tools > ISE Design Suite 14.3 > EDK > Xilinx Platform Studio.点击运行 Xilinx Platform Studio(XPS) (Xilinx Platform Studio 是 ISE 嵌入式版本 Design Suite 的关键组件,可帮助硬件设计人员方便地构建、连接和配置嵌入式处理器系统,能充分满足从简单状态机到成熟的 32 位 RISC 微处理器系统的需求。)。
- 1-1-2. 点击 Create New Project Using Base System Builder 来打开新工程建立向导。会出现一个 *Create New XPS Project Using BSB Wizard* 对话框,如图 3.



Open Recent Project
Open a recently used project

**XILINX PLATFORM STUDIO** 





图 3: 新工程建立向导

- 1-1-3.如图 3,在新工程建立向导对话框中点击 browse 选择工程存放的路径,这里以c:\users\sister2\desktop\newfolder\project\为例,选择完路径后 Project File 栏中的路径变为 I:\Jungle\verilog\_projects\Digilent\ethernet\system.xmp。点击 OK。.
- 1-1-4. 新出现的是关于工程的一些参数设置的对话框,设置如下的参数后,点击 Next,如图 4。

architecture: artix 7 Device: XC7a1007 Package: CSG324

Speed: -3





图 4: 新工程参数设置

1-1-5. 在接下来出现的页面中选择要添加的 IP 核,并设置 IP 核的参数:

单击 Select and configure Peripherals 下的 Add Device...

然后按照下图所示,依次添加 generic external memory、ethernet、bram controller、uart













**1-1-6.** 单击 Select and configure Peripherals 下的 Add Device...

出现图 5 中的蓝色对话框。

在 IO Interface Type 中的下拉菜单中选择 UART。

在 Device 的下拉菜单中选择 RS232。

单击 OK, 然后选择 finish 完成.





图 5. 添加串口的 IP

**1-1-7.** 注意,串口的默认波特率设置为 9600。在这个试验中不做修改。以后的设计中根据需要进行调整。但是为了确保串口的正常通讯,SDK 工程中的 Terminal 的波特率以及串口的其他设置必须与之保持一致。



图 6. 串口的设置



# 第二步 进行端口的互连

### 2-1. 在 PORT 选项卡中修改时钟的相关设置

**2-1-1.** 点击 finish 之后会看到如下界面



**2-1-2.** 选中 Ports 选项卡(展开 External Port),如图 7.



图 7: PORT 选项卡的初始状况



#### 2-1-3. 将 External Port 中的 CLK\_N 和 CLK\_P 都去掉。

右键选中该端口, 然后点击 Delete External Port, 如图 8.



图 8: 源文件添加后的 ISE 用户界面

**2-1-4**. 将 Clock\_generator\_0 作为新的时钟,加入外部端口。

找到 Clock\_generator\_0 中的 CLKIN,右键选中,在菜单中点击 Make external Bus Interfaces Addresses IP ^ Connected Port Direction Name Range Class Reset Polarity Sensitivity External Ports proc\_sys\_rese./ RESET RST **▼** 1 clock\_generat... RS232\_Uart\_1\_sin RS232::[uart\_0,// I NONE RS232\_Uart\_1\_sout RS232::[uart\_0 .... O NONE ± axi4lite\_0 microblaze\_0\_ilmb ⊕ microblaze\_0 --- microblaze\_0\_bram\_block microblaze\_0\_d\_bram\_ctrl --- microblaze\_0\_i\_bram\_ctrl ⊕ debug\_module ± RS232 \_ clock\_generator\_0 No Connection proc\_sys\_rese./ New Connection microblaze\_0\_... Make External microblaze\_0\_... microblaze\_0\_...

图 9: Clock\_generator\_0 中的 CLKIN



**2-1-5.** 按照下图,在 IP Catalog 面板中,选择 IP Catalog 标签,在 Search IP Catalog 中输入 time,然后在上端双击 "AXI Timer",以此来添加 axi\_timer。然后用相同的方法搜索到 "Ethernet phy mii to reduce mii" 和 "axi interrupt controller"

注意:添加 ip 过程中,弹出的对话框一律选择默认设置,直接一路点击确认到最后即可





#### 按照下图更改 external memory 的参数















#### 2-1-6. 按照下图更改 clock generator 的参数





NONE

TRUE

FALSE

•

•

•



Required Group

Variable Phase

Buffered



### 设置一个 50MHz 的时钟







2-1-7. 按照下图 proce\_sys\_reset\_0 的连线规则进行调整,不一样的请按照下图更改



#### **2-1-8.** 按照下图更改 mii\_to\_rmii\_0 的参数

由于 ethernet 的 ip 核输出的是 mii 类型数据,而 phy 芯片的物理端口用 rmii 数据类型处理,所以要加入 mii\_to\_rmii\_0 这个 ip 核,相当于在 ethernet ip 核和 phy 芯片之间起到沟通的作用。

将 Phy2Rmii\_crs\_dv、Phy2Rmii\_rx\_er、Phy2Rmii\_rxd、Phy2Rmii\_txd、Phy2Rmii\_tx\_en 均设置成 external port(右键端口,然后选择 make external)

由于 mii\_to\_rmii 是一个 phy 和 ethernet ip 核之间起到数据转换作用的 ip 核,所以另外的接口链接到 ethernet ip 核的端口上,具体的连接规则请参考下图





**2-1-9.** 按照下图更改 generic\_ethernet\_10\_100 的设置



然后右键选择 browse hdl source,在弹开的对话框中将目录定位到相对路径 为…\pcores\axi\_ethernetlite\_v1\_01\_b\data 的目录中(可以利用下图中的红框所示的地方定位目录), 在右下角选择"all files(\*)",现在应该出现如下图所示的内容,选择 axi\_ethernetlite\_v2\_1\_0.tcl 打开。





用"lab13 网口" 中的 src 目录的.tcl 文件的内容替换这些代码,然后保存。

接下来主要的工作就是将 ethernet 部分端口连出来(连到 mii\_to\_rmii 这个 ip 核上)

<mark>注意:将 phy\_mdio、phy\_mdc 两个端口设置成 external port,其余的 phy\_rst\_n、phy\_mdio\_i、</mark> phy\_mdio\_o、phy\_mdio\_t 这几个端口不做修改,保持默认状态

具体的连接方法请参考下图



#### 2-1-10. 按照下图更改 axi\_intc\_0 的中断设置

展开 axi\_intc0\_0, 在 intr 一行中有 "L to H......" 字样,点击这个 "L to H....." (稍等 1 到 2 秒即可弹出对话框)

利用蓝色的向右的箭头,将 generic ethernet 和 axi\_timer0 添加到右侧(注意而这上下的顺序)





#### 最终添加后应该如下图所示:



#### 2-1-11. 按照下图更改 generic external memory 的连线方式

主要要更改的是 emc\_0 的端口,将其中的端口 make external,具体连接方法如下图所示,图中未更改的端口表示不需要更改





2-1-12. 按照上面的流程做,external port 展开后应该得到如下图所示的结果,请参照下图做适当检查:





#### 2-1-13. 按照下图映射地址

选中 Address 标签,点击右上角红色方框所示的按钮完成地址自动映射过程





# 第三步 添加用户约束文件

- 3-1. 打开初始 UCF 文件,根据需求进行修改
- 3-1-1. 在页面偏左找到 IP catalogue / Project 选项卡,双击 UCF File: DATA\lab1.ucf, ucf 文件在右侧 打开



图 11: UCF 文件的位置



#### 3-1-2. 这里我们手动输入 LOC(引脚位置)约束代码,如图 12。点击保存。

```
Project
                                                                                      1 # Clock signal
                                                                                      NET "clock generator_0_CLKIN_pin" LOC = "E3" | IOSTANDARD = "IVCMOS33";

NET "clock generator_0_CLKIN_pin" INM_NET = sys_clk_pin;

TIMESPEC TS_sys_clk_pin = PERIOD sys_clk_pin 100 MHz HIGH 50%;
Platform
Project Files
       MHS File: system.mhs
      - UCF File: data\system.ucf
                                                                                          NET "RESET"
                                                                                                                             LOC = "U9" | IOSTANDARD = "LVCMOS33":
         IMPACT Command File: etc/download.cmd
        Implementation Options File: etc/fast_runtime
                                                                                      9 # USB-RS232 Interface
        Bitgen Options File: etc/bitgen.ut
                                                                          1
                                                                                   10 NET "RS232_Uart_1_sin"
11 NET "RS232_Uart 1 sout"
                                                                                                                                                       LOC = "C4" | IOSTANDARD = "LVCMOS33";
LOC = "D4" | IOSTANDARD = "LVCMOS33";
     Elf Files
         i microblaze_0
Project Options
                                                                                    13 # SMSC Ethernet PHY
                                                                                    14 NET "Generic_Ethernet_10_100_PHY_MDC_pin" LOC = "C9" | IOSTANDARD = "LVCMOS33";
15 NET "Generic_Ethernet_10_100_PHY_MDIO" LOC = "A9" | IOSTANDARD = "LVCMOS33";
16 NET "clock_generator_0_CLKOUT2_pin" LOC = "D5" | IOSTANDARD = "LVCMOS33";
        Device: xc7a100tcsg324-3
                                                                          34
        Netlist: TopLevel
                                                                          (
        Implementation: XPS (Xflow)
        HDL: VHDL
                                                                          (
                                                                                    18 NET "mii to rmii 0 Phy2Rmii crs dv pin"

19 NET "mii to rmii 0 Phy2Rmii rx er pin"

20 NET "mii to rmii 0 Phy2Rmii rxd pin<0>"
                                                                                                                                                                                    TOC = "DO" | TOSTANDARD = "T.VCMOS33".
        Sim Model: BEHAVIORAL
                                                                                                                                                                              LOC = "C10" | IOSTANDARD = "LVCMOS33";
LOC = "D10" | IOSTANDARD = "LVCMOS33";
LOC = "C11" | IOSTANDARD = "LVCMOS33";
    Design Summary
                                                                                            NET "mii to rmii 0 Phy2Rmii rxd pin<1>"
                                                                                    22 NET "mii to rmii 0 Rmii2Phy tx en pin"
23 NET "mii to rmii 0 Rmii2Phy txd pin<0>"
                                                                                                                                                                              LOC = "B9" | IOSTANDARD = "LVCMOS33":
                                                                                                                                                                          LOC = "A10" | IOSTANDARD = "LVCMOS33";
LOC = "A8" | IOSTANDARD = "LVCMOS33";
                                                                                           NET "mii_to_rmii_0_Rmii2Phy_txd_pin<1>"
                                                                                    26 ## Cellular RAM
                                                                                    26 ## Cerlular Ram

27 NET "Generic Memory_ce_n" LOC = "L18" | IOSTANDARD = "LVCMOS33";

28 NET "Generic Memory_oe_n" LOC = "H14" | IOSTANDARD = "LVCMOS33";

29 NET "Generic Memory_we_n" LOC = "R11" | IOSTANDARD = "LVCMOS33";

30 NET "Generic External Memory_Mem BEN_pin<0>" LOC = "J15" | IOSTANDARD = "LVCMOS33";

31 NET "Generic_External_Memory_Mem_BEN_pin<1>" LOC = "J13" | IOSTANDARD = "LVCMOS33";
     32
```

```
33
                                       LOC = "R12" | IOSTANDARD = "LVCMOS33";
   NET "Generic_Memory_data<0>"
                                       LOC = "T11" | IOSTANDARD = "LVCMOS33";
   NET "Generic_Memory_data<1>"
   NET "Generic_Memory_data<2>"
                                       LOC = "U12" | IOSTANDARD = "LVCMOS33";
36
   NET "Generic_Memory_data<3>"
                                       LOC = "R13" | IOSTANDARD = "LVCMOS33";
37
38 NET "Generic_Memory_data<4>"
                                       LOC = "U18" | IOSTANDARD = "LVCMOS33";
39 NET "Generic Memory data<5>"
                                       LOC = "R17" | IOSTANDARD = "LVCMOS33";
40 NET "Generic_Memory_data<6>"
                                       LOC = "T18" | IOSTANDARD = "LVCMOS33";
                                      LOC = "R18" | IOSTANDARD = "LVCMOS33";
41 NET "Generic_Memory_data<7>"
                                     LOC = "F18" | IOSTANDARD = "LVCMOS33";
42 NET "Generic_Memory_data<8>"
43 NET "Generic Memory data<9>"
                                      LOC = "G18" | IOSTANDARD = "LVCMOS33";
44 NET "Generic Memory data<10>"
                                    LOC = "G17" | IOSTANDARD = "LVCMOS33";
45 NET "Generic Memory data<11>"
                                    LOC = "M18" | IOSTANDARD = "LVCMOS33";
46 NET "Generic Memory data<12>"
                                    LOC = "M17" | IOSTANDARD = "LVCMOS33";
                                    LOC = "P18" | IOSTANDARD = "LVCMOS33";
47 NET "Generic Memory data<13>"
48 NET "Generic Memory data<14>"
                                    LOC = "N17" | IOSTANDARD = "LVCMOS33";
                                    LOC = "P17" | IOSTANDARD = "LVCMOS33";
49 NET "Generic Memory data<15>"
50
```



```
50
   NET "Generic Memory address<0>"
                                        LOC = "J18" | IOSTANDARD = "LVCMOS33";
51
                                        LOC = "H17" | IOSTANDARD = "LVCMOS33";
   NET "Generic Memory address<1>"
                                        LOC = "H15" | IOSTANDARD = "LVCMOS33";
53 NET "Generic Memory address<2>"
54 NET "Generic Memory address<3>"
                                        LOC = "J17" | IOSTANDARD = "LVCMOS33";
                                        LOC = "H16" | IOSTANDARD = "LVCMOS33";
   NET "Generic Memory address<4>"
   NET "Generic Memory address<5>"
                                        LOC = "K15" | IOSTANDARD = "LVCMOS33";
                                        LOC = "K13" | IOSTANDARD = "LVCMOS33";
   NET "Generic Memory address<6>"
                                        LOC = "N15" | IOSTANDARD = "LVCMOS33";
58 NET "Generic Memory address<7>"
   NET "Generic Memory address<8>"
                                        LOC = "V16" | IOSTANDARD = "LVCMOS33";
                                        LOC = "U14" | IOSTANDARD = "LVCMOS33";
60 NET "Generic Memory address<9>"
   NET "Generic Memory address<10>"
                                        LOC = "V14" | IOSTANDARD = "LVCMOS33";
62 NET "Generic Memory address<11>"
                                        LOC = "V12" | IOSTANDARD = "LVCMOS33";
                                        LOC = "P14" | IOSTANDARD = "LVCMOS33";
   NET "Generic Memory address<12>"
64 NET "Generic Memory address<13>"
                                        LOC = "U16" | IOSTANDARD = "LVCMOS33";
65 NET "Generic Memory address<14>"
                                        LOC = "R15" | IOSTANDARD = "LVCMOS33";
66 NET "Generic Memory address<15>"
                                        LOC = "N14" | IOSTANDARD = "LVCMOS33";
                                        LOC = "N16" | IOSTANDARD = "LVCMOS33";
67
   NET "Generic Memory address<16>"
                                        LOC = "M13" | IOSTANDARD = "LVCMOS33";
68 NET "Generic Memory address<17>"
69 NET "Generic Memory address<18>"
                                        LOC = "V17" | IOSTANDARD = "LVCMOS33";
                                        LOC = "U17" | IOSTANDARD = "LVCMOS33";
70 NET "Generic Memory address<19>"
   NET "Generic Memory address<20>"
                                        LOC = "T10" | IOSTANDARD = "LVCMOS33";
71
72 NET "Generic Memory address<21>"
                                        LOC = "M16" | IOSTANDARD = "LVCMOS33";
73 NET "Generic Memory address<22>"
                                        LOC = "U13" | IOSTANDARD = "LVCMOS33";
```

图 12: UCF 文件

3-1-3. 接下来要扩大板卡的存储空间,选择"Address"选项卡,然后选择 microblaze\_0\_bram\_ctrl 的 Size 属性,从默认的 8K 改到 64K 对于这个实验来讲就足矣了,如下图所示。



3-1-4. 保存之后将工程导入到 SDK,在页面左边,点击 Export Design,如图 13。





### 图 14: 在弹出的对话框中选择 Export & launch sdk

### 3-1-4. 选择 SDK 导入路径,注意要具体到..\sdk\sdk\_export,如图 14,点击 ok



图 14: 导入 sdk 的工作空间选择



# 第四步 添加 app

- 4-1. 添加软件应用。
- 4-1-1. 在 SDK 的用户界面中,选择 file—new—application project,如图 15。



图 15: 新建软件应用



### 4-1-2. 输入工程的名称,这里使用 ethernet\_test, 同样不要包含空格和中文,点击 next



图 16: 新建工程---命名



### 4-1-3. 在下一步弹出的对话框中选择 peripheral tests,然后点击 finish



图 16: 选择 Helloworld 示例代码

4-1-4. 添加完毕以后可以在左侧双击源文件,查看这段代码:



### 第五步 上板验证

- 5-1. 将 Nexys4 与 Pc 的 USB 接口连接

右键"我的电脑"—"管理"—"设备管理器"—"端口",在此查看串口号(此处为 COM4)







### 5-3. 在 SDK 中打开串口:

5-3-1.在下面的在页面下方找到 terminal 选项卡, 然后点击绿色的连接按钮。



5-3-2.按照端口号和 XPS 中的波特率(baud rate)进行如下设置:





### 5-4. 将程序下载到板子上并运行

5-4-1.在页面上方,xilinx tools 下拉菜单中选择 program fpga



#### 5-4-2.注意要选择正确的 elf 文件:



点击 program



### 5-5. 在串口中看到结果:

```
Problems Tasks Console Properties Terminal 1

Serial: (COM8, 115200, 8, 1, None, None - CONNECTED)
---Entering main---

Running IntcSelfTestExample() for axi_intc_0...
IntcSelfTestExample PASSED
Intc Interrupt Setup PASSED

Running TmrCtrSelfTestExample() for axi_timer_0...
TmrCtrSelfTestExample PASSED

Running Interrupt Test for axi_timer_0...
Timer Interrupt Test PASSED

Running UartLiteSelfTestExample() for debug_module...
UartLiteSelfTestExample PASSED

Running EmacLitePolledExample() for generic_ethernet_10_100...
EmacLite Polled Example PASSED
---Exiting main---
```